- A+
Cadence IC Design Virtuoso是一款集成电路版图设计软件,Cadence和集成电路在当今电子设计和电子产品开发中发挥着关键作用。客户使用Cadence的服务、IP地址、硬件和软件来设计和批准复杂的计算机系统和通信设备、能源和半导体。该公司的总部包括位于加利福尼亚州圣乔的总部,以及世界各地为全球电子行业服务的研究中心。
Cadence IC设计软件包括用于设计全集成电路的工具,包括:模式输入、行为建模(Verilog AMS)、轨道模拟、定制成型、物理验证和验证、提取和解释(notes)背景。
Cadence IC设计主要用于单元标准设计、射频、合成信号和模拟,但也用于内存和FPGA设计。定制IC设计的非关键方面的可选自动化(automation)允许工程师专注于其设计的工业决策。
Cadence电路设计解决方案提供了对设计概念的快速、方便的访问,包括以在原理图中自然流动的方式进行设计目标管理。使用这种先进的噪声感知环境,您可以模拟模拟、射频和合成信号设计的许多内在依赖性,并确定它们对电路效率的影响。
Cadence IC Design Virtuoso系列组件:
–大师级原理图编辑(艺术)
为从头到尾、数字到消费者、射频和信号设计提供完全可定制的环境和限制组合。
–大师级模拟设计环境
为信号混合/模拟设计的统计和电气分析、验证和优化提供了一组感知能力,包括许多行业标准模拟器的接口。
–用于电子感知设计的Virtuoso模板包
电气设计内部审查的独特功能,即Cadence Virtuoso布局包和电气设计感知(EAD)功能,增强了设计团队对定制IC的通用性和电路效率。
–大师级的分析和虚拟化
Cadence Virtuoso中的虚拟化和分析是一种波形分析和可视化工具,可以高效地分析混合、射频和模拟信号设计的性能。
Cadence IC设计大师软件包提示:
–无法安装和准备激活指南,其方法显示在Crack文件夹中的文本文件中。
–执行模拟任务的MMSIM软件单独提供。
–要在Windows中运行此软件,可以使用安装在VMware中的Linux。
必选系统
支持的体系结构:x86
系统要求:Linux
支持的操作系统:RHEL 5、RHEL 6、SLES 11.0
安装指南
文件内含安装和激活破解文件夹。
集成电路版图设计 Cadence IC Design Virtuoso下载
Cadence Virtuoso, Release Version IC6.1.8 ISR13 x64.zip